

# Universidad Nacional Autónoma de México Facultad de Ingeniería



#### MICROPROCESADORES Y MICROCONTROLADORES

# Tema 7 Interrupciones y resets

M. I. Christo Aldair Lara Tenorio 2025-1

#### Tabla de contenidos

Objetivo del tema

Interfaz

Sincronización con señales externas

Interrupciones

Interrupciones en los procesadores

Proceso de configuración de una interrupción

Configuración de las interrupciones en CCS

Configuración de los GPIO del TIVA TM4C1294NCPDT

Códigos de clase

Proyecto 4 – GPIO con interrupciones



## OBJETIVO DEL TEMA

#### Objetivo general:

El alumno programará las interrupciones y reinicios.

#### Contenido:

- 7.1. Conceptos fundamentales de las interrupciones.
- 7.2 Reinicios





#### INTERFAZ

Conjunto de hardware y software que permite la comunicación (intercambio de información) entre un microcontrolador y otros dispositivos o sistemas.





## SINCRONIZACIÓN CON SEÑALES EXTERNAS

Se consigue a través de métodos que coordinan las operaciones internas del microcontrolador con eventos o señales provenientes del entorno exterior, permitiendo que estos respondan o trabajen en conjunto con otros sistemas.

#### Métodos de sincronización:

- Ciclo ciego.
   Retardo por software estimado para que se completen las señales de entrada/salida.
- Sondeo en espera (polling).
   Monitoreo continuo de un periférico hasta que ocurra el evento esperado.
- Interrupción.
   Evento que genera la suspensión del código normal para ejecutar un evento que requiere de atención inmediata.



#### CICLO CIEGO

Método en donde se genera un retardo por software de duración fija, con el cual se asume que las señales de entrada/salida estarán listas antes de que el periodo de espera se termine.

#### Ventajas

Simplicidad.

#### Limitaciones

- Baja eficiencia.
- Errores de sincronía.





# SONDEO EN ESPERA (POLLING)

Método de monitoreo continuo a través de un software cíclico para verificar el estado de las señales de entrada/salida hasta detectar la condición esperada.

while((NVIC\_ST\_CTRL\_R & NVIC\_ST\_CTRL\_COUNT) == 0){};

#### **V**entajas

- Simplicidad.
- Control directo de lo que realiza el software.

#### Limitaciones

- Baja eficiencia.
- Uso ineficiente de recursos.
- No permite realizar procesos en multitarea.





#### Interrupciones

Suspensión temporal de la ejecución normal de un programa, derivada de un evento externo de hardware o software (disparo), para atender inmediatamente la condición esperada.





#### Interrupciones

Suspensión temporal de la ejecución normal de un programa, derivada de un evento externo de hardware o software (disparo), para atender inmediatamente la condición esperada.

#### Conceptos generales:

- Evento/disparo de interrupción (trigger).
   Cambio de estado de una señal (evento de hardware interno/externo) que genera el disparo de la interrupción.
- Rutina de servicio de interrupción (ISR).
  Sección de código predefinida en donde se ejecutan las instrucciones relacionadas al evento de interrupción.

#### **Ventaias**

- Alta eficiencia.
- Asegura la respuesta rápida a eventos.
- Ahorro de energía (en combinación con modos de bajo consumo).

#### Desventajas

- Complejidad.
- Gestión de prioridades.
- Latencia.



#### Interrupciones

#### Vector de interrupciones

- Índice de las direcciones de memoria que contienen los puntos de acceso a las rutinas de servicio de interrupción (ISR).
- Cuando ocurre un evento de interrupción, el microcontrolador utiliza al vector de interrupciones para determinar qué ISR se debe de ejecutar y a qué dirección de memoria se debe de saltar.

#### **Prioridad**

- Indicativo del orden en que se deben de ejecutar las ISR cuando suceden múltiples eventos de interrupción al mismo tiempo.
- La prioridad de una interrupción se establece con el orden en el que esta ocupa en el vector de interrupciones.
- Si ocurre un evento que dispare a una interrupción con mayor prioridad a la que se está operando, esta se suspenderá para atender a la de mayor prioridad (interrupciones concatenadas).

El vector de interrupciones del TIVA TM4C1294NCPDT está documentado en la  $Tabla\ 2$  del manual de usuario (pp. 116).



- 1. Evento de interrupción.
  - → Evento externo o interno de hardware (cambio de estado de una señal) que dispara la interrupción.
- 2. Suspensión del programa principal y almacenamiento del estado presente en el microcontrolador.
- → El microcontrolador "detiene" el código que estaba realizando y almacena el estado actual de ejecución (PC y registros), de modo que tenga la información suficiente para reanudar sus operaciones al finalizar la ejecución de la interrupción.
- 3. Ejecución de la rutina de servicio de interrupción (ISR).
  - ightarrow Salto del microcontrolador a la dirección de memoria en donde inicia la ISR y comienza su ejecución.
- Restauración del estado en el que se encontraba el microcontrolador, previo a la ejecución de la ISR.
  - → Al finalizar la ejecución de la ISR, se restaura el estado del microcontrolador almacenado previamente.
- 5. Reanudación del programa principal.
  - $\rightarrow$  El microcontrolador reanuda el programa principal en el estado en el que se encontraba antes del evento de interrupción.

M. I. Christo Aldair Lara Tenorio





Evento de hardware (externo o interno)



. Evento de interrupción.

- Suspensión del programa principal y almacenamiento del estado presente del uC
- Ejecución de la rutina de servicio de interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.





Evento de hardware (externo o interno)



. Evento de interrupción.

- Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio do interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.





Evento de hardware (externo o interno)



. Evento de interrupción.

- Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio do interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.



13 / 35



Evento de hardware (externo o interno)



1. Evento de interrupción.

- 2. Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio do interrupción (ISR).
- 4. Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.





Evento de hardware (externo o interno)



. Evento de interrupción.

- 2. Suspensión del programa principal y almacenamiento del estado presente del uC.
- Ejecución de la rutina de servicio de interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.



15 / 35



Evento de hardware (externo o interno)



. Evento de interrupción.

- Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio de interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.





Evento de hardware (externo o interno)



. Evento de interrupción.

- Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio de interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.



17 / 35



Evento de hardware (externo o interno)



. Evento de interrupción.

- Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio de interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.





Evento de hardware (externo o interno)



. Evento de interrupción.

- Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio de interrupción (ISR).
- 4. Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.



19 / 35



Evento de hardware (externo o interno)



. Evento de interrupción.

- 2. Suspensión del programa principal y almacenamiento del estado presente del uC
- 3. Ejecución de la rutina de servicio do interrupción (ISR).
- Restauración del estado en el que se encontraba el uC, previo a la ejecución de la ISR.
- 5. Reanudación del programa principal.



20 / 35

#### Interrupciones en los procesadores





M. I. Christo Aldair Lara Tenorio

## MÁSCARAS





#### Control de interrupciones en Cortex-M4





#### EXCEPCIONES

En cuanto a concepto, son exactamente lo mismo que una interrupción.

Sin embargo, su función y forma de disparo tienen algunas diferencias:

- Manejan errores del sistema o condiciones inesperadas durante la ejecución de un programa.
- Son provocadas por eventos internos del microcontrolador (instrucciones invalidas, acceso a memoria reservada, desbordamientos del stack, etc.).
- No pueden ser enmascaradas.
- Tienen un tratamiento especial y la máxima prioridad, incluso pueden generar el reinicio del sistema.

Algunos tipos de excepciones en el Cortex-M4 son:

- Reset → Excepción asíncrona con el máximo nivel de prioridad.
- Interrupción no enmascarables (NMI) → Excepción asíncrona con el siguiente nivel de prioridad al reset, utilizada en situaciones que requieren atención inmediata del procesador, como errores de hardware.



24 / 35

## Suspensión del estado del microcontrolador

Cuando sucede un evento de interrupción, el microcontrolador realizará lo siguiente:

- 1. Evento de interrupción.
- 2. Suspensión del programa principal y almacenamiento del estado presente en el microcontrolador.
  - 2.1 Ejecución de la instrucción actual.
  - 2.2 Almacenamiento de 8 registros en el Stack  $\rightarrow$  R0, R1, R2, R3, R12, LR, PC, PSR.
    - Si la unidad de punto flotante está activa, se almacenan 18 palabras adicionales (26 en total).
  - 2.3 El LR almacena un valor para indicar que se está ejecutando una ISR.
    - ▶ Bits [31:8]  $\rightarrow$  0xFFFFFF.
    - ▶ Bits [7:1] → Especifican el tipo de retorno de interrupción a ejecutar.
    - ▶ Bit [0] → 1.
  - 2.4 El registro de estado del programa de interrupción (IPSR) almacena el número de interrupción que se está ejecutando.
  - 2.5 El PC se carga con la dirección de la ISR.
- Ejecución de la rutina de servicio de interrupción (ISR).
- 4. Restauración del estado en el que se encontraba el microcontrolador, previo a la ejecución de la ISR.
  - Reanudación del programa principal.



#### Restauración del estado del microcontrolador

Cuando sucede un evento de interrupción, el microcontrolador realizará lo siguiente:

- 1. Evento de interrupción.
- 2. Suspensión del programa principal y almacenamiento del estado presente en el microcontrolador.
- 3. Ejecución de la rutina de servicio de interrupción (ISR).
  - Durante la ejecución de la **ISR** es necesario limpiar la bandera de **disparo** (trigger) que generó la interrupción.
- 4. Restauración del estado en el que se encontraba el microcontrolador, previo a la ejecución de la ISR.
  - 4.1 Al finalizar la ISR, se ejecutará la instrucción BX LR.
  - 4.2 El valor almacenado en LR indica la instrucción que extrae el valor de los 8 registros almacenados en el stack para reanudar la ejecución del programa principal.

M. I. Christo Aldair Lara Tenorio

5. Reanudación del programa principal.



26 / 35

# NESTED VECTORED INTERRUPT CONTROLLER (NVIC)

Las interrupciones en el Cortex-M se controlan por el NVIC.

#### Habilitación de una interrupción

- Las interrupciones están listadas en el vector de interrupciones (pp. 116 del manual de usuario).
- En total, se tienen definidas 114 fuentes de interrupción en el **NVIC** (0 113).
- Cada interrupción tiene un bit de habilitación, agrupados en 4 registros (ENO, EN1, EN2 y EN3).

| Nested Vectored Interrupt Controller (NVIC) Registers |     |    |             |                             |     |
|-------------------------------------------------------|-----|----|-------------|-----------------------------|-----|
| 0x100                                                 | EN0 | RW | 0x0000.0000 | Interrupt 0-31 Set Enable   | 154 |
| 0x104                                                 | EN1 | RW | 0x0000.0000 | Interrupt 32-63 Set Enable  | 154 |
| 0x108                                                 | EN2 | RW | 0x0000.0000 | Interrupt 64-95 Set Enable  | 154 |
| 0x10C                                                 | EN3 | RW | 0x0000.0000 | Interrupt 96-113 Set Enable | 154 |



2025-1

# NESTED VECTORED INTERRUPT CONTROLLER (NVIC)

Las interrupciones en el Cortex-M se controlan por el NVIC.

#### Habilitación de una interrupción

- Las interrupciones están listadas en el vector de interrupciones (pp. 116 del manual de usuario).
- En total, se tienen definidas 114 fuentes de interrupción en el **NVIC** (0 113).
- Cada interrupción tiene un bit de habilitación, agrupados en 4 registros (ENO, EN1, EN2 y EN3).





M. I. Christo Aldair Lara Tenorio

# NESTED VECTORED INTERRUPT CONTROLLER (NVIC)

Las interrupciones en el Cortex-M se controlan por el NVIC.

#### Prioridad de una interrupción

- Después de las excepciones, todas las interrupciones tienen un nivel de prioridad de 0.
- En el TIVA TM4C1294NCPDT se tienen 8 niveles de prioridad (0 al 7), en donde el 0 es el valor de mayor prioridad.
- El nivel de prioridad se escribe en el registro PRIn correspondiente (PRIO PRI28).





## Proceso de configuración de una interrupción

De manera general, se deben de cumplir 5 condiciones para que se ejecute una interrupción:

- 1. Habilitación de la interrupción en el dispositivo (en el periférico correspondiente).
- 2. Habilitación del NVIC.
- 3. Desenmascarar la interrupción global en el registro PRIMASK.
- 4. Establecer el nivel de prioridad de la interrupción en los registros PRIn.
- 5. Habilitar la interrupción en los registros ENn.



## CONFIGURACIÓN DE LAS INTERRUPCIONES EN CCS

En un proyecto de CCS se tiene el archivo startup\_ccs.c. cuvas funciones principales son:

- 1. Inicialización del hardware.
- 2. Inicialización del sistema de memoria.
- 3. Definición del vector de interrupciones (índice de las direcciones de las ISR).
- 4. ISR de las excepciones.

```
C16 SW int [Active - Debug]
> XII Binaries
 > 📂 Debua
targetConfigs
 main.c
 itm4c1294ncpdt startup ccs.c
```

```
ragma DATA_SECTION(g_pfnVectors, ".intvecs")
ld (* const g pfnVectors[])(void) =
 (void (*)(void))((uint32_t)&_STACK_TOP),
ResetTSR.
NmiSR.
FaultISR.
 IntDefaultHandler.
IntDefaultHandler
IntDefaultHandler.
IntDefaultHandler.
IntDefaultHandler.
IntDefaultHandler.
IntDefaultHandler.
 IntDefaultHandler.
 IntDefaultHandler.
 IntDefaultHandler
```



## INICIALIZACIÓN Y CONFIGURACIÓN DE GPIO

- 1. Habilitar el reloj del puerto en el registro RCGCGPIO (pp. 382), esperando dos ciclos de instrucción para que se estabilice el reloj.
- 2. Configurar la dirección del GPIO en el registro GPIODIR (pp. 760).
- 3. (OPCIONAL) Configurar la función alterna del GPIO en el registro GPIOAFSEL (pp. 770).
- 4. (OPCIONAL) Configurar los modos de controlador extendidos en el registro GPIOPC (pp. 800).
- (OPCIONAL) Configurar la corriente de entrada/salida del GPIO en los registros GPIODR4R, GPIODR8R y GPIODR12R (pp. 773, 774 y 792) (la corriente máxima con la que operan los GPIO del TIVA TM4C12N4NCPDT es de 12mA).
- 6. (OPCIONAL) Habilitar las resistencias de pull-up (GPIOPUR) o de pull-down (GPIOPDR), o configurar como drenaje abierto (GPIOODR) (pp. 776, 778 y 775).
- 7. Configurar las funciones digitales en el registro GPIODEN (pp. 781).
- 8. (OPCIONAL) Configurar los campos de interrupción en los registros GPIOIS, GPIOIBE, GPIOIEV y GPIOIM (pp. 761, 762, 763 y 764).
  - O. (OPCIONAL) Configurar el bloqueo de puertos en el registro GPIOLOCK (pp. 783).



## Inicialización y configuración de GPIO con interrupción

- 1. Habilitar el reloj del puerto en el registro RCGCGPIO (pp. 382), esperando dos ciclos de instrucción para que se estabilice el reloj.
- 2. Configurar la dirección del GPIO en el registro GPIODIR (pp. 760).
- 3. (OPCIONAL) Configurar la función alterna del GPIO en el registro GPIOAFSEL (pp. 770).
- 4. (OPCIONAL) Configurar los modos de controlador extendidos en el registro GPIOPC (pp. 800).
- (OPCIONAL) Configurar la corriente de entrada/salida del GPIO en los registros GPIODR4R, GPIODR8R y GPIODR12R (pp. 773, 774 y 792) (la corriente máxima con la que operan los GPIO del TIVA TM4C12N4NCPDT es de 12mA).
- 6. Habilitar las resistencias de pull-up (GPIOPUR) o de pull-down (GPIOPDR), o configurar como drenaje abierto (GPIOODR) (pp. 776, 778 y 775).
- 7. Configurar las funciones digitales en el registro GPIODEN (pp. 781).
- 8. Configurar los campos de interrupción en los registros GPIOIS, GPIOIBE, GPIOIEV y GPIOIM (pp. 761, 762, 763 y 764).
- 9. (OPCIONAL) Configurar el bloqueo de puertos en el registro GPIOLOCK (pp. 783).



#### CÓDIGOS DE CLASE

Revisión de los códigos de clase que están en Classroom.

#### Código 15 – Uso de los SW de la tarjeta de desarrollo en C:

El código espera (por polling) la activación de la señal del SW1 para conmutar el LED D1, esperando (también por polling) que se suelte el botón para regresar al inicio.

#### Código 16 – Uso de los SW de la tarjeta de desarrollo con interrupciones:

El código se mantiene en un loop infinito en donde enciende y apaga los LED de usuario en el orden D1, D2, D3 y D4, con una frecuencia de 500ms. Además, se tiene configurada la interrupción del puerto PortJ para actualizar el valor de un contador (definido como cuenta), de tal modo que se incrementa en uno cuando se presiona el SW1 y disminuye en uno cuando se presiona el SW2, realizando estas dos acciones dentro de la rutina de servicio de interrupción (ISR) llamada GPIOPortJ\_Handler.



## Proyecto 4 – GPIO con interrupciones

Realizar un código en lenguaje C que encienda y apague los 4 LED de la tarjeta de desarrollo con una frecuencia de 1s, esperando 3 eventos de interrupción, con los que realizará lo siguiente:

■ Evento 1: Con una frecuencia de 1s entre cada acción, conmutar los LED en el siguiente orden, durante 2 ciclos:

1. LED1 
$$\rightarrow ON$$

3. LED3 
$$\rightarrow ON$$

5. LED1 
$$\rightarrow$$
 *OFF*

7. LED3 
$$\rightarrow OFF$$

2. LED2 
$$\rightarrow ON$$

4. LED4 
$$\rightarrow$$
  $ON$ 

6. LED2 
$$\rightarrow OFF$$

- 8. LED4  $\rightarrow$  *OFF*
- Evento 2: Con una frecuencia de 500ms entre cada acción, conmutar los LED en el siguiente orden, durante 4 ciclos:

1. LED4 
$$\rightarrow$$
  $ON$ 

3. LED2 
$$\rightarrow ON$$

5. LED4 
$$\rightarrow$$
 OFF

7. LED2 
$$\rightarrow OFF$$

2. LED3 
$$\rightarrow ON$$

4. LED1 
$$\rightarrow ON$$

6. LED3 
$$\rightarrow OFF$$

8. LED1 
$$\rightarrow OFF$$

■ Evento 3: Con una frecuencia de 150ms entre cada acción, conmutar los LED en el siguiente orden, durante 8 ciclos:

En donde, el evento 3 tendrá la máxima prioridad, seguido del evento 2 y, por último, el evento 1.

1. LED1 
$$\rightarrow ON$$

3. LED3 
$$\rightarrow ON$$

5. LED1 
$$\rightarrow OFF$$

7. LED3 
$$\rightarrow OFF$$

2. LED2 
$$\rightarrow ON$$

4. LED4 
$$\rightarrow ON$$

6. LED2 
$$\rightarrow OFF$$

8. LED4 
$$\rightarrow$$
 *OFF*

